29.5.3 엣지 AI를 위한 하드웨어 경량화: 모델 압축과 특수 목적 칩(ASIC/FPGA) 설계의 동시 수행
Home
/
로봇, 자율주행을 위한 Embodied AI & Modern Control
/
Chapter 29. 하드웨어와 소프트웨어의 공진화 (Co-design)
/
29.5 센서 배치와 컴퓨팅 아키텍처의 최적화 (Sensor & Compute Co-optimization)
/
29.5.3 엣지 AI를 위한 하드웨어 경량화: 모델 압축과 특수 목적 칩(ASIC/FPGA) 설계의 동시 수행
29.5.3 엣지 AI를 위한 하드웨어 경량화: 모델 압축과 특수 목적 칩(ASIC/FPGA) 설계의 동시 수행